# LAPORAN PRAKTIKUM SISTEM DIGITAL

# Modul 9 REGISTER DAN COUNTER



## **DISUSUN OLEH:**

**Alfin Ilham Berlianto** 

2311102047

Asisten Praktikum:

Zahra Salsabila (2211102206) Ainnun Nisa Khuttrunnada (2211102351)

# LABORATORIUM MULTIMEDIA FAKULTAS INFORMATIKA INSTITUT TEKNOLOGI TELKOM PURWOKERTO 2024

#### MODUL 9

#### REGISTER DAN COUNTER

#### I. TUJUAN PRAKTIKUM

- 1. Mengenal rangkaian pencacah (Counter).
- 2. Mengenal register parallel in-parallel out (PIPO) dan register serial in-parallel out (SIPO).
- 3. Mengetahui dan memahami perpindahan data dari satu register ke register lainnya.

#### II. DASAR TEORI

#### REGISTER

Register adalah rangkaian yang tersusun dari satu atau beberapa flip-flop yang digabungkan menjadi satu.

- Flip-Flop disebut juga sebagai register 1 bit.
- Jadi untuk menyimpan 4 bit data, register harus terdiri dari 4 buah flip-flop.
- Register selain digunakan sebagai penyimpan data, juga sering digunakan sebagai Counter dan operasi bilangan.

Untuk menyimpan data pada register, dapat dilakukan dengan dua

### cara:

1. Disimpan secara sejajar (Parallel In):

Pada cara ini semua bagian register atau masing-masing flip-flop di isi (dipicu) pada saat yang bersamaan.

2. Disimpan secara seri (Serial In):

Pada cara ini, data dimasukkan bit demi bit mulai dari flipflop yang paling ujung (dapat dari kiri atau dari kanan), dan digeser sampai semuanya terisi. Bila data digeser dari kanan kekiri disebut "Register geser kiri" (Shift Left Register), sebaliknya bila data digeser dari kiri kekanan disebut "Register geser kanan" (Shift Right Register).

Seperti pada penyimpanan data, untuk mengeluarkan data juga dapat dilakukan dengan dua cara:

- 1. Dikeluarkan secara sejajar (Parallel Out)
- 2. Dikeluarkan secara seri (Serial Out)

Sehingga Register dapat dibagi atas:

1. Parallel In – Parallel Out (PIPO)

- 2. Serial In Serial Out (SISO)
- 3. Parallel In Serial Out (PISO)
- 4. Serial In Parallel Out (SIPO)

## **COUNTER**

Counter (pencacah) merupakan register yang mampu menghitung jumlah pulsa detak yang masuk melalui masukan detakannya.

- Pencacah terdiri dari flip-flop yang diserikan dimana keadaan arus keluaranya ditahan sampai ada clock .
- Pencacah dapat dibagi menjadi dua tipe, yaitu :

Synchronous dan Asynchonous, dimana keduanya dibedakan dengan bagaimana cara diclock.

Pencacah Asynchonous didisain dengan menggunakan flip-flop pada keadaan toggle.

- Flip-flop JK atau D dapat dibuat kedalam keadaan toggle.
- Flip-flop JK dapat dibuat dalam keadaan toggle dengan menghubungkan kedua input J dan K pada logika 1(high).
- Sedangkan untuk flip-flop tipe D, dapat dibuat dalam keadaan toggle dengan menghubungkan keluaran Q' kembali ke input.

Pencacah asynchonous bekerja dengan mengkaskade seri flip-flop dalam keadaan toggle secara bersamaan. Keluaran tiap-tiap flip-flop digunakan sebagai clock untuk flip-flop berikutnya secara berurutan. Hal ini menyebabkan flip-flop berubah secara asynchonous, seperti gelombang.

• Pencacah asynchonous lebih dikenal sebagai pencacah ripple.

# III. ALAT DAN BAHAN

- Kertar His ukuran Aq
- Laptop bolpoint/pulpen tinha bina Penggania DSCH

1. Analisis dan Pembahasan Berdasarkan Pratikum yangtelah dilakukan dengan Register dan counter. Di daiam susunan counter Yang dapat dilakukan dua kali percoboan yaitu Pada Rangkaian As-Incrous Counter Madulo- & bit dan Pada Pangkouan Syncrous Counter 3-bit. Komponen dalam Menyusun kedua rangkaian ini Yang hampir Sama, Yang terdiri dari gerbana falledge sensitive reset, Clock, dan output. Seperti percobaan dalam menyusun Rangkaian counter Rongkalan register dapat dilakukan Percobaan Kedua Kalinya yaitu Sipo A bit dan Pipo A bit Mengenai tabel Kebenaran Rangkalangsynchronau Counter Modulo-Bott dan taba Kebenaran Pangkaran Synchronous counters- Sit Pada lembar kega saya Memberikan Kesimpulan bolhwa kedua Rang kaian tersebut memperolen inputan dan ouputan yang Sama. Untuk taibel kelbenatan Rangkaian Register Sipo Abit dan Tabel Kebenaran Rangkaian Register Pipo A-bit Sudah tertera dilembar Kerja hasil Lesinipulannya dari kedua rangkatan tersebut dapat Mengambil nilai dengan bilangan timer 2 berbasis atau baner 4-bit

V. Kermelan por percubar your seral drekung door disman Wanter war. 1. Register dan counter member bersegan personaan Sher down my gen rayurty I lownth dozag discration crypt maghiling shares Singa Mar. 3. Register sessor tupos mery mponon senerara denan Whom somer.

LEMBAR KERJA MODUL IX

Nama: Ahmad Titana Manda pramudya

Nim: 231102042 Kelas: 1F-11-B

1.) Tabel kebenaran rangkaian asynchoronour counter nudulo - 8

| CIK | 0   |      |    |     |
|-----|-----|------|----|-----|
|     | Ca  | 1. B | A  | Des |
| 0   | 6   | 00   | 0  | 0   |
| 1   | 000 | 0    | 0  | 2   |
| 2 3 | 0   | i    | 1  | 3   |
| 4   | 1   | 0    | 0  | 4   |
| 50  | 1   | 60   | 10 | 5   |
| 6   | 1   | 1    | 0  | 6   |
| 7   | 1   | 11   | 1  | 1 7 |

2) tabel kebenaran Synchronous counter = 3 bre

|     |     | 100 |       |     |
|-----|-----|-----|-------|-----|
| ak  | C   | 3   | 1     | Des |
| 0   | 0   | 00  | 0     | Ö   |
| 1   | 0   | 0   | 1     | 1   |
| 234 | 0   | -   | 0     | 2   |
| á   | 1   | 0   | 0     | 3   |
| 5   | 1   | 0   | l     | 4   |
| 6   | 1   | (   | 0     | 456 |
| 7   | 1 5 | 1   | 2 1 1 | . 7 |

3.1 Kesimpulan

Pada counter sinkron terhubung pada setiap input dan EIP-Frop young terdapat dalam ranglexian. Jika ada Pendhahan Sumber maka akan terjadi Pembahan sedangkan counter asinkron clock maine dalam flip-flop pertama. Seteran I'm diteruskan saccura beturut sampai berathir

4). Tabel kebenaran rangkaian SIPO 4-bit

| No | MEASON |            |    | . 0 | utput |     |
|----|--------|------------|----|-----|-------|-----|
| •  | CIK    | input      | Q3 | Q2  | QI    | ap  |
| 0  | -      | -          | 0  | 0   | 0     | 0   |
| 1  | n      | (CLSB)     | 1  | 0   | 0     | , 0 |
|    | 7      | 1          | 1  | 1   | b     | 0   |
|    | M      | 0          | 0  | 1   | 1     | 0   |
|    | U      | ( ( LINDB) | 1  | 0   | 1     | 1   |
| 2  | n      | Q CLSB     | 6  | 06  | 000   | 0   |
|    | n      | 1          | 0  | 6   | 0     | 000 |
|    | П      | 1          | 1  | !   | 0     |     |
|    | n      | O CWOP!    | 0  |     | (     | 0   |
| 3. | П      | O CLSB)    | 60 | 0   | 0     | 0   |
|    | П      | 0          | 0  | 0   | 0     |     |
|    | n      | 6          |    |     | 00    | 0   |
|    | 1      | 1 (muss)   | 0  | 0   | 0     | 0   |

5). Tabel register PIPO A-bit

| CIŁ Tes |        | (ubnt             | output      |  |
|---------|--------|-------------------|-------------|--|
|         | reset  | D3 D2 D1 D0       | 03 62 01 00 |  |
| X       | sesaal | XXXX              | Gn-1        |  |
| П×П     | sesoal |                   | - Qn-1      |  |
| X       | sesaa  | 1 0 10<br>* × × × | 1010        |  |
| ПХ      | sesaat | 7 1 00            | 1 de 1 0 0  |  |

6.) dalam registertædapat serial dan paralliel, perbedaan dan kaduaini, Seperti Serial beratti dilhasukkan/dilæluar kan secara bennukan Melalui suatu Jalur sedangkan parallerel dimasukan/dikeluarkan secara berganuaan ilhaului Jalur Parallel

## DAFTAR PUSTAKA

- 1. Insititut Teknologi Telkom Purwokerto (2023. 03 Mei) REGISTER DAN COUNTER. Diakses pada 06 Juni 2024, dari <a href="https://emiiryanti.dosen.ittelkom-pwt.ac.id/wp-content/uploads/sites/24/2017/03/13-14">https://emiiryanti.dosen.ittelkom-pwt.ac.id/wp-content/uploads/sites/24/2017/03/13-14</a> Counter-dan-Register.pdf
- 2. Scribd(2023, 19 Januari) Register Dan Counter. Diakes pada 06 Juni 2024, dari https://id.scribd.com/doc/286784720/Register-Dan-Counter







